The 527-03 is the most flexible way to generate an output clock from an input clock with zero skew. The user can easily configure the device to produce nearly any output clock that is multiplied or divided from the input clock. The part supports non-integer multiplications and divisions. Using Phase-Locked Loop (PLL) techniques, the device accepts an input clock up to 200 MHz and produces an output clock up to 160 MHz. The 527-03 aligns rising edges on CLKIN with FBPECL at a ratio determined by the reference and feedback dividers. For a PECL input and output clock with zero delay, use the 527-04.

特長

  • Packaged as 28 pin SSOP, Pb free (150 mil body)
  • Synchronizes fractional clocks rising edges
  • CMOS in to PECL out
  • Pin selectable dividers
  • Zero input to output skew
  • User determines the output frequency - no software needed
  • Slices frequency or period
  • Input clock frequency of 1.5 MHz to 200 MHz
  • Output clock frequencies from 2.5 MHz to 160 MHz
  • Very low jitter
  • Duty cycle of 45/55
  • Operating voltage of 3.3 V
  • Advanced, low power CMOS process

製品選択

発注型名 Part Status Pkg. Type Lead Count (#) Temp. Grade Pb (Lead) Free Carrier Type 購入/サンプル
Obsolete QSOP 28 C はい Tube
Availability
Obsolete QSOP 28 C はい Reel
Availability

ドキュメント&ダウンロード

タイトル 他の言語 分類 形式 サイズ 日付
データシート
527-03 Datasheet データシート PDF 256 KB
アプリケーションノート、ホワイトペーパー
AN-828 Termination - LVPECL アプリケーションノート PDF 322 KB
AN-844 Termination - AC Coupling Clock Receivers アプリケーションノート PDF 170 KB
AN-842 Thermal Considerations in Package Design and Selection アプリケーションノート PDF 495 KB
AN-840 Jitter Specifications for Timing Signals アプリケーションノート PDF 442 KB
AN-834 Hot-Swap Recommendations アプリケーションノート PDF 153 KB
AN-827 Application Relevance of Clock Jitter アプリケーションノート PDF 1.15 MB
AN-815 Understanding Jitter Units アプリケーションノート PDF 565 KB
AN-805 Recommended Ferrite Beads アプリケーションノート PDF 121 KB
System Applications and Design Guidelines with IDT’s Zero-Delay Buffers アプリケーションノート PDF 294 KB
527-03 / -04 Demo Board Instructions アプリケーションノート PDF 1.82 MB
PCN / PDN
PDN# : U-12-03R4 PRODUCT DISCONTINUANCE NOTICE 製品中止通知 PDF 72 KB
PDN# : U-12-03R3 製品中止通知 PDF 72 KB
PCN# : TB1303-02 Change of Tape & Reel Packing Method for Selective Products 製品変更通知 PDF 361 KB
その他資料
IDT Clock Distribution Overview (Japanese) English 概要 PDF 7.79 MB