The 9DML04 devices are 3.3V members of IDT's Full-Featured PCIe family. The 9DML04 supports PCIe Gen1–5 Common Clocked (CC), Separate Reference no Spread (SRnS), and Separate Reference Independent Spread (SRIS) architectures. The part provides a choice of asynchronous and glitch-free switching modes, and offers a choice of integrated output terminations providing direct connection to 85Ω or 100Ω transmission lines. The 9DML04P1 can be factory programmed with a user-defined power up default SMBus configuration.
 
For information regarding evaluation boards and material, please contact your local IDT sales representative.
 

特長

  • PCIe Gen1–5 CC compliant
  • PCIe Gen1–5 SRIS compliant
  • Supports PCIe SRnS clocking
  • Direct connection to 100Ω (xx42) or 85Ω (xx52) transmission lines; saves 16 resistors compared to standard PCIe devices
  • Spread Spectrum tolerant; allows reduction of EMI
  • Selectable asynchronous or glitch-free switching; allows the mux to be selected at power up even if both inputs are not running, then transition to glitch-free switching mode
  • Easy AC-coupling to other logic families, see IDT application note AN-891.
  • Space saving 4 × 4mm 24-VFQFPN; minimal board space

製品選択

発注型名 Part Status Pkg. Type Lead Count (#) Temp. Grade Output Impedance Carrier Type 購入/サンプル
Active VFQFPN 24 I 100 Tray
Availability
Active VFQFPN 24 I 100 Reel
Availability
Active VFQFPN 24 I 85 Tray
Availability
Active VFQFPN 24 I 85 Reel
Availability

ドキュメント&ダウンロード

タイトル 他の言語 分類 形式 サイズ 日付
データシート
9DML0441_0451 Datasheet データシート PDF 358 KB
ユーザーガイド
Timing Products for NXP (Freescale) i.MX 简体中文 ガイド PDF 321 KB
アプリケーションノート、ホワイトペーパー
AN-975 Cascading PLLs アプリケーションノート PDF 255 KB
AN-891 Driving LVPECL, LVDS, CML, and SSTL Logic with IDT Universal Low-Power HCSL Outputs アプリケーションノート PDF 480 KB
AN-879 Low-Power HCSL vs Traditional HCSL アプリケーションノート PDF 235 KB
AN-843 PCI Express Reference Clock Requirements アプリケーションノート PDF 1.90 MB
AN-842 Thermal Considerations in Package Design and Selection アプリケーションノート PDF 495 KB
AN-840 Jitter Specifications for Timing Signals アプリケーションノート PDF 442 KB
AN-839 RMS Phase Jitter アプリケーションノート PDF 233 KB
AN-836 Differential Input to Accept Single-ended Levels アプリケーションノート PDF 120 KB
AN-835 Differential Input with VCMR being VIH Referenced アプリケーションノート PDF 160 KB
AN-827 Application Relevance of Clock Jitter アプリケーションノート PDF 1.15 MB
AN-815 Understanding Jitter Units アプリケーションノート PDF 565 KB
AN-802 Crystal-Measuring Oscillator Negative Resistance アプリケーションノート PDF 136 KB
AN-805 Recommended Ferrite Beads アプリケーションノート PDF 121 KB
PCN / PDN
PCN# : TB1912-02(R1) Convert Shipping Media
from Tube or Tray to Cut Reel
製品変更通知 PDF 5.71 MB
PCN# : TB1912-02 Convert Shipping Media
from Tube or Tray to Cut Reel
製品変更通知 PDF 5.61 MB
PCN# : A1904-01 Add Greatek, Taiwan as an Alternate Assembly Facility 製品変更通知 PDF 983 KB
PCN# : A1611-02 Add JCET China as Alternate Assembly and Change of Material Set at Alternate Assembly Location 製品変更通知 PDF 583 KB
Downloads
9DML0441 IBIS Model モデル-IBIS ZIP 11 KB
その他資料
PCI Express Timing Solutions Overview 概要 PDF 275 KB
Timing Solutions Products Overview 概要 PDF 4.11 MB
9DML04xx Reference Schematic 回路図 PDF 27 KB
IDT Clock Generation Overview (Japanese) English 概要 PDF 2.19 MB
IDT Clock Distribution Overview (Japanese) English 概要 PDF 7.79 MB