The 82V3398 is an integrated, single-chip solution for the Synchronous Equipment Timing Source for Stratum 3, 4E, 4, SMC, EECOption1, EEC-Option2 clocks in SONET / SDH / Synchronous Ethernet equipment, DWDM and Wireless base station. The device consists of a high quality and configurable DPLL to provide system clock for node timing synchronization within a SONET /SDH / Synchronous Ethernet network.

特長

  • Integrated single-chip solution for Synchronous Equipment Timing Source, including Stratum 3, 4E, 4, SMC, EEC-Option 1 and EEC-Option 2 Clocks
  • Hitless reference switching to minimize DPLL output phase transients
  • Programmable input-to-output phase offset adjustment
  • Provides 6 output clocks from 1 Hz (1PPS) to 644.53125 MHz
  • Provides 6 input clocks from 1 Hz (1PPS) to 625 MHz
  • Internal DCO controlled by an external processor for IEEE-1588 clock generation
  • Free- Run, Locked and Holdover modes
  • Automatic hitless selected input clock switch on clock failure
  • 2 kHz, 4 kHz, 8 kHz, or 1PPS frame sync input, 2 kHz, 8 kHz, or 1PPS frame sync output 
  • Output clocks for BITS, GPS, 3G, GSM, etc.
  • PECL/LVDS and CMOS input/output technologies
  • Master/Slave feature for system protection against single chip failure
 

製品選択

発注型名 Part Status Pkg. Type Lead Count (#) Pb (Lead) Free Carrier Type 購入/サンプル
Active VFQFPN 72 はい Tray
Availability
Active VFQFPN 72 はい Reel
Availability

ドキュメント&ダウンロード

タイトル 他の言語 分類 形式 サイズ 日付
データシート
82V3398 Datasheet データシート PDF 1.10 MB
82V3398 Shortform Datasheet ショートフォーム(簡略版) PDF 125 KB
アプリケーションノート、ホワイトペーパー
AN-807 Recommended Crystal Oscillators for Network Synchronization アプリケーションノート PDF 148 KB
AN-828 Termination - LVPECL アプリケーションノート PDF 322 KB
AN-846 Termination - LVDS アプリケーションノート PDF 133 KB
AN-845 Termination - LVCMOS アプリケーションノート PDF 146 KB
AN-844 Termination - AC Coupling Clock Receivers アプリケーションノート PDF 170 KB
AN-842 Thermal Considerations in Package Design and Selection アプリケーションノート PDF 495 KB
AN-840 Jitter Specifications for Timing Signals アプリケーションノート PDF 442 KB
AN-838 Peak-to-Peak Jitter Calculations アプリケーションノート PDF 115 KB
AN-839 RMS Phase Jitter アプリケーションノート PDF 233 KB
AN-836 Differential Input to Accept Single-ended Levels アプリケーションノート PDF 120 KB
AN-835 Differential Input with VCMR being VIH Referenced アプリケーションノート PDF 160 KB
AN-827 Application Relevance of Clock Jitter アプリケーションノート PDF 1.15 MB
AN-815 Understanding Jitter Units アプリケーションノート PDF 565 KB
AN-806 Power Supply Noise Rejection アプリケーションノート PDF 438 KB
AN-805 Recommended Ferrite Beads アプリケーションノート PDF 121 KB
PCN / PDN
PCN# : A1904-01 Add Greatek, Taiwan as an Alternate Assembly Facility 製品変更通知 PDF 983 KB
PCN# : A1611-02 Add JCET China as Alternate Assembly and Change of Material Set at Alternate Assembly Location 製品変更通知 PDF 583 KB
PCN# : A1511-01(R1) Add SPEL India as Alternate Assembly Location 製品変更通知 PDF 596 KB
PCN# : A1511-01 Add SPEL India as Alternate Assembly Location 製品変更通知 PDF 544 KB
PCN# : A1311-03R1 Alternate Assembly Locations 製品変更通知 PDF 43 KB
PCN# : A1311-03 Alternate Assembly Locations 製品変更通知 PDF 140 KB
PCN# : A1308-01 Add ASEK as Alternate Assembly for VFQFPN-72 製品変更通知 PDF 103 KB