NOTICE - The following device(s) are recommended alternatives:

Along with CSPUA877A or 98ULPA877A DDR2 PLL Provides a fully JEDEC compliant solution for non parity DDR2 RDIMMs for 400 and 533MHz.  

特長

  • 1:1 and 1:2 registered buffer
  • 1.8V Operation
  • SSTL_18 style clock and data inputs
  • Differential CLK input
  • Control inputs compatible with LVCMOS levels
  • Flow-through architecture for optimum PCB design
  • Latch-up performance exceeds 100mA
  • ESD >2000V per MIL-STD-883, Method 3015; >200V using machine model (C = 200pF, R = 0)
  • Maximum operating frequency: 340MHz

製品選択

発注型名 Part Status Pkg. Type Lead Count (#) Temp. Grade Pb (Lead) Free Carrier Type 購入/サンプル
Obsolete CABGA 96 C はい Tray
Availability
Obsolete CABGA 96 C はい Reel
Availability

ドキュメント&ダウンロード

タイトル 他の言語 分類 形式 サイズ 日付
データシート
74SSTU32864/A/C/D/G Datasheet データシート PDF 232 KB
PCN / PDN
PDN# : CQ-14-06R1 Revised Product Discontinuance Notice 製品中止通知 PDF 407 KB
PDN# : CQ-14-06 MANUFACTURING DISCONTINUANCE NOTICE 製品中止通知 PDF 192 KB
PCN# : A-0610-02 ASAT China as Alternate Facility for CABGA/CVBGA/FPBGA/TQFP/PQFP 製品変更通知 PDF 252 KB
PCN# A-0607-05 Green Mold Compound KMC3580 for BGA 製品変更通知 PDF 194 KB
PCN#: TB-0512-01 Reel Color Changed from Blue to Black 製品変更通知 PDF 729 KB