The 87158 is a high performance 1-to-6 LVPECL-to- HCSL/LVCMOS ClockGenerator. The 87158 has one differential input (which can accept LVDS, LVPECL, LVHSTL, SSTL, HCSL), six differential HCSL output pairs and two complementary LVCMOS/LVTTLoutputs. The six HCSL output pairs can be individually configured for divide-by-1, 2, and 4 or high impedance by use of select pins. The two complementary LVCMOS/LVTTL outputs can be configured for divide by 2, divide by 4, high impedance, or driven low for low power operation. The primary use of the 87158 is in Intel® E8870 chipsets that use Intel® Pentium 4 processors. The 87158 converts the differential clock from the main system clock into HCSL clocks used by Intel® Pentium 4 processors. However, the 87158 is a highly flexible, general purpose device that operates up to 600MHz and can be used in any situation where Differential-to-HCSL translation is required.

特長

  • Six HCSL outputs
  • Two LVCMOS/LVTTL outputs
  • One Differential LVPECL clock input pair
  • PCLK, nPCLK supports the following input types: LVDS, LVPECL, LVHSTL, SSTL, HCSL
  • Maximum output frequency: 600MHz (maximum)
  • Output skew: 100ps (maximum)
  • Propagation delay: 4ns (maximum)
  • 3.3V operating supply
  • 0°C to 85°C ambient operating temperature
  • Available in both standard and lead-free RoHS compliant packages
  • Industrial temperature information available upon request

製品選択

発注型名 Part Status Pkg. Type Lead Count (#) Temp. Grade Pb (Lead) Free Carrier Type 購入/サンプル
Obsolete SSOP 48 C はい Tube
Availability
Obsolete SSOP 48 C はい Reel
Availability
Obsolete TSSOP 48 C はい Tube
Availability
Obsolete TSSOP 48 C はい Reel
Availability

ドキュメント&ダウンロード

タイトル 他の言語 分類 形式 サイズ 日付
アプリケーションノート、ホワイトペーパー
AN-828 Termination - LVPECL アプリケーションノート PDF 322 KB
AN-845 Termination - LVCMOS アプリケーションノート PDF 146 KB
AN-844 Termination - AC Coupling Clock Receivers アプリケーションノート PDF 170 KB
AN-842 Thermal Considerations in Package Design and Selection アプリケーションノート PDF 495 KB
AN-840 Jitter Specifications for Timing Signals アプリケーションノート PDF 442 KB
AN-834 Hot-Swap Recommendations アプリケーションノート PDF 153 KB
AN-833 Differential Input Self Oscillation Prevention アプリケーションノート PDF 180 KB
AN-836 Differential Input to Accept Single-ended Levels アプリケーションノート PDF 120 KB
AN-835 Differential Input with VCMR being VIH Referenced アプリケーションノート PDF 160 KB
AN-827 Application Relevance of Clock Jitter アプリケーションノート PDF 1.15 MB
AN-815 Understanding Jitter Units アプリケーションノート PDF 565 KB
AN-805 Recommended Ferrite Beads アプリケーションノート PDF 121 KB
PCN / PDN
PCN# : A1506-02 Gold wire to Copper wire 製品変更通知 PDF 35 KB
PCN#: A1309-03 Additional Assembly Sources 製品変更通知 PDF 398 KB
PCN# : A1309-01 Changed of Traceability Mark Format 製品変更通知 PDF 439 KB
PCN# : TB1303-02 Change of Tape & Reel Packing Method for Selective Products 製品変更通知 PDF 361 KB
Downloads
87158 IBIS モデル-IBIS ZIP 171 KB
その他資料
IDT Clock Distribution Overview (Japanese) English 概要 PDF 7.79 MB