NOTICE - The following device(s) are recommended alternatives:
The ICS853S004I is a low skew, high performance 1-to-4, 2.5V/3.3V Differential-to-LVPECL Fanout Buffer. Guaranteed output and part-to-part skew characteristics make the ICS853S004I ideal for those applications demanding well defined performance and repeatability.

特長

  • Four differential LVPECL outputs
  • Differential LVPECL clock input pair
  • PCLK, nPCLK pair can accept the following differential input levels: LVPECL, LVDS, CML
  • Maximum output frequency: 2GHz
  • Output skew: 25ps (maximum)
  • Part-to-part skew: 100ps (maximum)
  • Propagation delay: 500ps (maximum)
  • Additive Phase Jitter, RMS: 0.10ps (maximum) @156.25MHz (12kHz - 20MHz)
  • Clock enable signal synchronized to eliminate runt clock pulses
  • LVPECL mode operating voltage supply range: VCC = 2.375V to 3.8V, VEE = 0V
  • -40°C to 85°C ambient operating temperature

製品選択

発注型名 Part Status Type Lead Count (#) Temp. Grade Pb (Lead) Free Carrier Type 購入/サンプル
Obsolete 16 I はい Tube
Availability
Obsolete 16 I はい Reel
Availability

ドキュメント&ダウンロード

タイトル 他の言語 分類 形式 サイズ 日付
データシート
ICS853S004I Datasheet データシート PDF 366 KB
アプリケーションノート、ホワイトペーパー
AN-828 Termination - LVPECL アプリケーションノート PDF 322 KB
AN-844 Termination - AC Coupling Clock Receivers アプリケーションノート PDF 170 KB
AN-842 Thermal Considerations in Package Design and Selection アプリケーションノート PDF 495 KB
AN-840 Jitter Specifications for Timing Signals アプリケーションノート PDF 442 KB
AN-834 Hot-Swap Recommendations アプリケーションノート PDF 153 KB
AN-833 Differential Input Self Oscillation Prevention アプリケーションノート PDF 180 KB
AN-836 Differential Input to Accept Single-ended Levels アプリケーションノート PDF 120 KB
AN-835 Differential Input with VCMR being VIH Referenced アプリケーションノート PDF 160 KB
AN-827 Application Relevance of Clock Jitter アプリケーションノート PDF 1.15 MB
AN-815 Understanding Jitter Units アプリケーションノート PDF 565 KB
AN-805 Recommended Ferrite Beads アプリケーションノート PDF 121 KB
PCN / PDN
PDN# : CQ-17-04(R1) Product Discontinuance Notice 製品中止通知 PDF 606 KB
PDN# : CQ-17-04 Product Discontinuance Notice 製品中止通知 PDF 599 KB
PCN# : A1511-01(R1) Add SPEL India as Alternate Assembly Location 製品変更通知 PDF 596 KB
PCN# : A1511-01 Add SPEL India as Alternate Assembly Location 製品変更通知 PDF 544 KB
その他資料
IDT Clock Distribution Overview (Japanese) English 概要 PDF 7.79 MB
Timing Solutions Products Overview 概要 PDF 4.11 MB
IDT Clock Generation Overview (Japanese) English 概要 PDF 2.19 MB
IDT Fanout Buffers Product Overview 製品概要 PDF 739 KB
High-Performance, Low-Phase Noise Clocks Buffers product brief 製品概要 PDF 378 KB