NOTICE - The following device(s) are recommended alternatives:
The 8413S06 is a PLL-based clock generator specifically designed for Cavium Networks Octeon II processors. This high performance device is optimized to generate the processor core reference clock, sRIO, XAUI, SGMII SerDes reference clocks and the clocks for both the Gigabit Ethernet MAC and PHY. The clock generator offers ultra low-jitter, low-skew clock outputs, and edge rates that easily meet the input requirements for the CN63XX and CN68XX series of processors. The output frequencies are generated from a 25MHz external input source or an external 25MHz parallel resonant crystal. The industrial temperature range of the 8413S06 supports telecommunication, networking, and storage requirements.

特長

  • Six selectable 100MHz, 125MHz, 156.25MHz and 312.5MHz
    clocks for sRIO, XAUI, SGMII and HCSL interface levels
  • One 125MHz RGMII clock (QG), LVCMOS/LVTTL interface levels
  • One 50MHz processor core clock (QF), LVCMOS/LVTTL interface levels
  • Two 25MHz QREF clocks, LVCMOS/LVTTL interface levels, 15Ω output impedance
  • Selectable external crystal or differential (single-ended) input source
  • Crystal oscillator interface designed for 25MHz, parallel resonant crystal
  • Differential CLK, nCLK input pair that can accept: LVPECL, LVDS, LVHSTL, HCSL input levels
  • Internal resistor bias on nCLK pin allows the user to drive CLK input with external single-ended (LVCMOS/ LVTTL) input levels
  • Full 3.3V or mixed 3.3V core/2.5V output supply modes, (RGMII output and QREF outputs)
  • Full 3.3V output supply mode, (HCSL and core clock outputs)
  • -40°C to 85°C ambient operating temperature
  • Lead-free (RoHS 6) packaging​

製品選択

発注型名 Part Status Pkg. Type Lead Count (#) Temp. Grade Pb (Lead) Free Carrier Type 購入/サンプル
Obsolete VFQFPN 48 I はい Tray
Availability
Obsolete VFQFPN 48 I はい Reel
Availability

ドキュメント&ダウンロード

タイトル 他の言語 分類 形式 サイズ 日付
データシート
8413S06 Datasheet データシート PDF 1.42 MB
アプリケーションノート、ホワイトペーパー
AN-828 Termination - LVPECL アプリケーションノート PDF 322 KB
AN-831 The Crystal Load curve アプリケーションノート PDF 395 KB
AN-846 Termination - LVDS アプリケーションノート PDF 133 KB
AN-845 Termination - LVCMOS アプリケーションノート PDF 146 KB
AN-844 Termination - AC Coupling Clock Receivers アプリケーションノート PDF 170 KB
AN-842 Thermal Considerations in Package Design and Selection アプリケーションノート PDF 495 KB
AN-803 Crystal Timing Budget and Accuracy for IDT Timing Clock Products アプリケーションノート PDF 128 KB
AN-840 Jitter Specifications for Timing Signals アプリケーションノート PDF 442 KB
AN-838 Peak-to-Peak Jitter Calculations アプリケーションノート PDF 115 KB
AN-839 RMS Phase Jitter アプリケーションノート PDF 233 KB
AN-837 Overdriving the Crystal Interface アプリケーションノート PDF 133 KB
AN-832 Timing Budget and Accuracy アプリケーションノート PDF 131 KB
AN-834 Hot-Swap Recommendations アプリケーションノート PDF 153 KB
AN-830 Quartz Crystal Drive Level アプリケーションノート PDF 143 KB
AN-827 Application Relevance of Clock Jitter アプリケーションノート PDF 1.15 MB
AN-815 Understanding Jitter Units アプリケーションノート PDF 565 KB
AN-802 Crystal-Measuring Oscillator Negative Resistance アプリケーションノート PDF 136 KB
AN-801 Crystal-High Drive Level アプリケーションノート PDF 202 KB
AN-806 Power Supply Noise Rejection アプリケーションノート PDF 438 KB
AN-805 Recommended Ferrite Beads アプリケーションノート PDF 121 KB
PCN / PDN
PDN# : CQ-17-04(R1) Product Discontinuance Notice 製品中止通知 PDF 606 KB
PDN# : CQ-17-04 Product Discontinuance Notice 製品中止通知 PDF 599 KB
その他資料
Timing Solutions Products Overview 概要 PDF 4.11 MB
IDT Products for Radio Applications (Japanese) English 製品概要 PDF 6.27 MB
IDT Clock Generation Overview (Japanese) English 概要 PDF 2.19 MB
IDT Clock Distribution Overview (Japanese) English 概要 PDF 7.79 MB