NOTICE - The following device(s) are recommended alternatives:

The MK1575-01 is a clock recovery Phase-Locked Loop (PLL) designed for clock synthesis and synchronization in cost sensitive applications. The device is optimized to accept a low-frequency reference clock to generate a high-frequency data or graphics pixel clock. External loop filter components allow tailoring of loop frequency response characteristics. For low jitter / phase noise requirements refer to the MK2069 products.

特長

  • Long-term output jitter <2 nsec over 10 ?sec period
  • External PLL clock feedback path enable "zero delay" I/O clock skew configuration
  • Selectable internal feedback divider provides popular telecom and video clock frequencies (see tables below)
  • Can optionally use external feedback divider to generate other output frequencies.
  • Single 3.3 V supply, low-power CMOS
  • Power-down mode and output tri-state (pin OE)
  • Packaged in 16-pin TSSOP
  • Pb (lead) free package
  • Industrial temperature range available

製品選択

発注型名 Part Status Pkg. Type Lead Count (#) Temp. Grade Pb (Lead) Free Carrier Type 購入/サンプル
Obsolete TSSOP 16 I はい Tube
Availability
Obsolete TSSOP 16 I はい Reel
Availability
Obsolete TSSOP 16 C はい Tube
Availability
Obsolete TSSOP 16 C はい Reel
Availability

ドキュメント&ダウンロード

タイトル 他の言語 分類 形式 サイズ 日付
データシート
MK1575-01 Datasheet データシート PDF 221 KB
アプリケーションノート、ホワイトペーパー
AN-828 Termination - LVPECL アプリケーションノート PDF 322 KB
AN-831 The Crystal Load curve アプリケーションノート PDF 395 KB
AN-845 Termination - LVCMOS アプリケーションノート PDF 146 KB
AN-844 Termination - AC Coupling Clock Receivers アプリケーションノート PDF 170 KB
AN-842 Thermal Considerations in Package Design and Selection アプリケーションノート PDF 495 KB
AN-803 Crystal Timing Budget and Accuracy for IDT Timing Clock Products アプリケーションノート PDF 128 KB
AN-840 Jitter Specifications for Timing Signals アプリケーションノート PDF 442 KB
AN-838 Peak-to-Peak Jitter Calculations アプリケーションノート PDF 115 KB
AN-839 RMS Phase Jitter アプリケーションノート PDF 233 KB
AN-832 Timing Budget and Accuracy アプリケーションノート PDF 131 KB
AN-834 Hot-Swap Recommendations アプリケーションノート PDF 153 KB
AN-830 Quartz Crystal Drive Level アプリケーションノート PDF 143 KB
AN-827 Application Relevance of Clock Jitter アプリケーションノート PDF 1.15 MB
AN-815 Understanding Jitter Units アプリケーションノート PDF 565 KB
AN-802 Crystal-Measuring Oscillator Negative Resistance アプリケーションノート PDF 136 KB
AN-800 Approved VCXO Crystals アプリケーションノート PDF 150 KB
AN-801 Crystal-High Drive Level アプリケーションノート PDF 202 KB
AN-806 Power Supply Noise Rejection アプリケーションノート PDF 438 KB
AN-805 Recommended Ferrite Beads アプリケーションノート PDF 121 KB
Using IDT's Integrated VCXO Products MAN05 アプリケーションノート PDF 231 KB
PCN / PDN
PCN# : A1511-01(R1) Add SPEL India as Alternate Assembly Location 製品変更通知 PDF 596 KB
PCN# : A1511-01 Add SPEL India as Alternate Assembly Location 製品変更通知 PDF 544 KB
PDN# : MM-15-05 PRODUCT DISCONTINUANCE NOTICE 製品中止通知 PDF 531 KB
PCN# : TB1403-01 Changed in Carrier Tape, Plastic Reel and Quantity per Reel on TSSOP-14, TSSOP-16 製品変更通知 PDF 663 KB
PCN# : TB1303-02 Change of Tape & Reel Packing Method for Selective Products 製品変更通知 PDF 361 KB
PCN# : A1208-01R1 Gold to Copper Wire 製品変更通知 PDF 254 KB
その他資料
Timing Solutions Products Overview 概要 PDF 4.11 MB
IDT Products for Radio Applications (Japanese) English 製品概要 PDF 6.27 MB
IDT Clock Generation Overview (Japanese) English 概要 PDF 2.19 MB
IDT Clock Distribution Overview (Japanese) English 概要 PDF 7.79 MB